侵权投诉

PCIe总线的电源管理之去耦电容

电子设计 ? 2020-12-22 16:07 ? 次阅读

本片主要介绍PCIe总线的电源管理,主要包括不同板卡的功耗、板卡的能耗等级等。

1、功耗等级

根据《PCIx系列之“PCIe总线信号介绍”》,PCIe接口的电源包括+12V、+3.3V、+3.3Vaux三种。根据功耗的不同,三种电压的供电能力不同,PCIe卡可以分为以下几种:

  • 10W,直接通过金手指提供;
  • 25W,直接通过金手指提供;
  • 75W,直接通过金手指提供;
  • 150W,需同时通过金手指和2×3Connector提供;
  • 225W,需同时通过金手指和2×4Connector提供;
  • 300W,需同时通过金手指和2×3Connector和2×4Connector提供;

pIYBAF9uGZyAatE4AALXI3DqPxk063.png


pIYBAF9uGZ2ALbByAAD1XUB7lRs991.png


o4YBAF9uGZ-ACv6MAAD1XUB7lRs376.png

2、电源去耦电容要求

PCIe接口的去耦电容、bulk电容要求如下:

pIYBAF9uGaKAbgLtAAL8VkZwXaE567.png

3、电源管理

PCIe卡和RC建立连接后,Linkpowermanagementstates有如下几种:

  • L0–Activestate.是工作状态,所有的PCIe操作都可以进行。
  • L0s–Alowresumelatency,energysaving“standby”state.是节能的待机状态,但是能很快恢复到工作状态。
  • L1–Higherlatency,lowerpower“standby”state.是低能耗的待机状态,需要比L0s更多的时间恢复到工作状态。
  • L2/L3Ready–StagingpointforL2orL3.
  • L2–Auxiliary-poweredLink,deep-energy-savingstate.使用辅助供电,深度节能状态,实现上面属于可选的状态。
  • L3–LinkOffstate.是完全关闭的状态。
  • LDn–AtransitionalLinkDownpseudo-statepriortoL0.

o4YBAF9uGaSAAaWgAAGl2AVur8k533.png

DevicePowerManagementStates有如下几种:

  • D0State

D0uninitializedstate

D0activestate

  • D1State
  • D2State
  • D3State

D3hotstate

D3coldstate

o4YBAF9uGaWAdnqDAAEfuVzif9w961.png

每一种尺寸的卡,在上电时其默认最大功耗是有限制的,可以通过软件配置更高的功率。每种尺寸的卡的默认功率为:

  • Ax1standardheight,half-lengthcardislimitedtoa10Wmaximumpowerdissipation.
  • Ax1lowprofilecardislimitedtoa10Wmaximumpowerdissipation.
  • Ax1standardheight,full-lengthcardislimitedtoa10Wmaximumpowerdissipationatinitialpowerup.Whenthecardisconfiguredforhighpower,bydefault,itmustnotexceeda25Wmaximumpowerdissipationoroptionallyitmustnotexceeda75Wmaximumpowerdissipation.
  • Ax4/x8orax16standardheightorlowprofilecardislimitedtoa25Wmaximumpowerdissipationatinitialpowerup.Whenacardisconfiguredforhighpower,itmustnotexceeda75Wmaximumpowerdissipation.

编辑:hfy


收藏 人收藏
分享:

评论

相关推荐

一文解析PCIx系列M-PCIe

M-PCIe即Mobile PCIe,主要应用对象是智能手机等嵌入式设备。PCI-SIG在PCIe ....
的头像 电子设计 发表于 11-24 14:51 ? 744次 阅读
一文解析PCIx系列M-PCIe

PCIe链路端到端的数据传递 PCLe总线的层次结构

PCIe总线概述 随着现代处理器技术的发展,在互连领域中,使用高速差分总线替代并行总线是大势所趋。与....
的头像 电子设计 发表于 11-21 10:42 ? 776次 阅读
PCIe链路端到端的数据传递 PCLe总线的层次结构

如何使用PCIe总线将FPGA板连接到运行Linux的X86主机

将电缆的MICRO USB端连接到Digilent USB JTAG表面安装的编程模块,另一端连接到....
的头像 39度创意研究所 发表于 11-25 16:28 ? 1213次 阅读
如何使用PCIe总线将FPGA板连接到运行Linux的X86主机

如何选择合适的NVMe-over-Fabrics方案

NVMe作为一种SCSI的替代型协议,其目的在于实现低延迟运行。目前市场上主要的服务器和存储供应商都....
发表于 10-08 09:43 ? 772次 阅读
如何选择合适的NVMe-over-Fabrics方案

基于PCIE总线3D打印机运动控制系统提高了打印机的精度跟效率

目前3D打印机在工业、民用领域得到广泛应用,随着3D打印技术的革新,3D打印不仅在传统的制造行业体现....
发表于 05-31 16:14 ? 434次 阅读
基于PCIE总线3D打印机运动控制系统提高了打印机的精度跟效率

用DPDK运行VNF应用程序

This video shows how to run a DPDK testpmd applica....
的头像 英特尔 Altera视频 发表于 09-11 07:21 ? 2100次 观看
用DPDK运行VNF应用程序

软件无线电中双缓冲模式PCIE总线的设计与实现

目前,PCI Express总线的实现方式主要有两种:基于专用接口芯片ASIC和基于IP核的可编程逻....
发表于 07-25 11:01 ? 505次 阅读
软件无线电中双缓冲模式PCIE总线的设计与实现

PCIE总线的多DSP系统接口设计

PCIE总线的多DSP系统接口设计
发表于 10-31 10:42 ? 342次 阅读
PCIE总线的多DSP系统接口设计

基于PCI_E总线的高速光纤数据采集系统设计_王慧英

基于PCI_E总线的高速光纤数据采集系统设计_王慧英
发表于 02-27 17:40 ? 315次 阅读
基于PCI_E总线的高速光纤数据采集系统设计_王慧英

PCIe

PCIe总线规范与总线频率和编码
发表于 12-13 21:06 ? 350次 阅读
PCIe

基于PCIE总线的PLX8311桥芯片硬件设计原理图

这是基于PCIe总线的PLX8311的硬件设计原理图(内附Verilog程序) ...
发表于 11-03 19:58 ? 4890次 阅读
基于PCIE总线的PLX8311桥芯片硬件设计原理图

基于PCIE总线的多DSP系统接口设计

开发了多DSP雷达信号处理板卡。对DSP互连、DSP与FPGA通信以及基于Xilinx FPGA的P....
发表于 05-28 17:40 ? 962次 阅读
基于PCIE总线的多DSP系统接口设计

PCIE总线的FPGA设计方法

将PCIE与PCI、K1.X等总线技术进行比较,分析它的技术特性和优势,剖析数据包在各层中的流动过程....
发表于 08-31 17:42 ? 833次 阅读
PCIE总线的FPGA设计方法

基于PCIE/104总线的高速数据接口设计

PC/104作为一种嵌入式总线标准已经被很多控制系统所采用,而PCIE/104接口的提出将未来最为流....
发表于 08-17 11:04 ? 2583次 阅读
基于PCIE/104总线的高速数据接口设计

基于FPGA的PCIE总线扩展卡的设计

  PCIE(PCI express)是用来互联诸如计算机和通信平台应用中外围设备的第三代高性能I/....
发表于 10-08 10:19 ? 1412次 阅读
基于FPGA的PCIE总线扩展卡的设计

Tilea TILE64多核PCIe卡连接方案

多核处理器, multicore processors, SMP Linux, FPGA, PCIe....
发表于 11-24 11:30 ? 301次 阅读
Tilea TILE64多核PCIe卡连接方案
电竞竞猜-电子竞技外围网-注册送28的电竞平台-推荐官网